WWW.SYNTACORE.COM
123376, Г.Москва, ВН.ТЕР.Г. МУНИЦИПАЛЬНЫЙ ОКРУГ ПРЕСНЕНСКИЙ, УЛ РОЧДЕЛЬСКАЯ, Д. 15, СТР. 11

О компании

ООО «Синтакор» – лидирующая компания-разработчик процессорного IP и инструментов на базе открытой архитектуры RISC-V для полупроводниковой промышленности.

Компания разрабатывает гибкие, современные процессорные технологии, которые помогают заказчикам создавать энергоэффективные высокопроизводительные решения для широкого класса вычислительных систем, включая высокопроизводительные вычисления, хранение и обработку данных, коммуникации, системы распознавания, приложения искусственного интеллекта и различные виды встроенных приложений. В компании работает более 60 высококвалифицированных специалистов. В портфеле «Syntacore» 8 современных продуктов с конкурентными характеристиками. Основные клиенты компании – производители микросхем в России и зарубежом. Продукты компании применяются в проектах, разрабатываемых по проектным нормам до 5 нм.

Компания ведет свою деятельность в регионах
Москва 
Свердловская область 
Санкт-Петербург 
Оценка зрелости компании
6
CRL (company readiness level)
Реализован ключевой принцип корпоративного управления: функции управления сосредоточены в руках верхнего профессиональных управляющих (менеджеров), работающих по найму.
8
IRL (investment readiness level)
Обеспечена устойчивая динамика продаж на локальном рынке, первые продажи на международном рынке
WWW.SYNTACORE.COM
123376, Г.Москва, ВН.ТЕР.Г. МУНИЦИПАЛЬНЫЙ ОКРУГ ПРЕСНЕНСКИЙ, УЛ РОЧДЕЛЬСКАЯ, Д. 15, СТР. 11

Проекты

Центр разработки процессорного IP для перспективных приложений Интернета вещей, когнитивных сервисов, телекоммуникаций и центров обработки данных в экосистеме RISC-V
Бизнес-модель
Бизнес для Бизнеса (B2B)
Оценка зрелости проекта
9
TRL (Technology readiness level)
Продукт удовлетворяет всем требованиям: инженерным, производственным, эксплуатационным, а также требованиям к качеству и надежности и выпускается серийно
7
MRL (Market readiness level)
Достигнуты первые продажи / пилотные внедрения (B2B).
Описание проекта
Центр разработки конкурентного на мировом уровне процессорного IP в экосистеме открытой архитектуры RISC-V: универсальных и специализированных ядер для перспективных приложений в сфере телекоммуникаций, интернета вещей, центров обработки данных и искусственного интеллекта. Разработка ведется на базе ASIP (Application Specific Instruction set Processor) технологии, разработанной Синтакор, которая является конкурентным преимуществом компании и позволяет быстро создавать производное IP для использования в процессорах с глубокой оптимизацией под приложения заказчика. Технологии такого класса востребованы на рынке в силу замедления/прекращения действия закона Мура и наблюдаемых в связи с этим изменений глобального рынка полупроводников. Цель проекта – быть одним из ведущих мировых поставщиков RISC-V совместимых процессорных решений.

Продукты

Процессорное ядро уровня приложений SCR5 с набором команд RISC-V и поддержкой многоядерных конфигураций
Описание продукта
Программа для ЭВМ «Процессорное ядро уровня приложений SCR5 с набором команд RISC-V и поддержкой многоядерных конфигураций» (далее по тексту ПО SCR5) представляет собой реализацию процессора архитектуры RISC-V микропроцессорного класса для встроенных применений с поддержкой Linux-подобных операционных систем. ПО SCR5 предназначено для работы в составе систем на кристалле (СнК), реализованных непосредственно в кремнии или в программируемых логических интегральных схемах (ПЛИС), и может применяться в одноядерных и многоядерных конфигурациях. ПО SCR5 является сложным функциональным СФ-блоком (Soft IP), передаваемым потребителю в виде описания на высокоуровневом языке описания аппаратуры SystemVerilog для дальнейшего использования в программах автоматизированного синтеза логических схем с привязкой к конкретной технологии ASIC или ПЛИС. ПО разрабатывается с использованием собственных мощностей и ресурсов. Цена является договорной, размер вознаграждения за право использования зависит от конфигурации ПО. Обновление ПО производится силами разработчика.
Реестр российских программ для электронных вычислительных машин и баз данных
Адрес страницы сайта правообладателя с информацией
Процессорное ядро SCR3 для встроенных применений с набором команд RISC-V и поддержкой многоядерных конфигураций
Описание продукта
Программа для ЭВМ «Процессорное ядро SCR3 для встроенных применений с набором команд RISC-V и поддержкой многоядерных конфигураций» (далее по тексту ПО SCR3) представляет собой реализацию процессора архитектуры RISC-V микроконтроллерного класса для встроенных применений. ПО SCR3 предназначено для работы в составе систем на кристалле (СнК), реализованных непосредственно в кремнии или в программируемых логических интегральных схемах (ПЛИС), и может применяться в одноядерных и многоядерных конфигурациях. ПО SCR3 является сложным функциональным СФ-блоком (Soft IP), передаваемым потребителю в виде описания на высокоуровневом языке описания аппаратуры SystemVerilog для дальнейшего использования в программах автоматизированного синтеза логических схем с привязкой к конкретной технологии ASIC или ПЛИС. ПО разрабатывается с использованием собственных мощностей и ресурсов. Цена является договорной, размер вознаграждения за право использования зависит от конфигурации ПО. Обновление ПО производится силами разработчика.
Реестр российских программ для электронных вычислительных машин и баз данных
Адрес страницы сайта правообладателя с информацией
Высокопроизводительное 64-разрядное процессорное ядро уровня приложений SCR7 c набором команд RISCV и поддержкой многоядерных конфигураций
Описание продукта
Программа для ЭВМ «Высокопроизводительное 64 битное ядро уровня приложений SCR7 c улучшенными характеристиками» (далее по тексту ПО SCR7) представляет собой реализацию процессора архитектуры RISC-V микропроцессорного класса для встроенных применений с поддержкой Linux-подобных операционных систем. ПО SCR7 предназначено для работы в составе систем на кристалле (СнК), реализованных непосредственно в кремнии или в программируемых логических интегральных схемах (ПЛИС), и может применяться в одноядерных и многоядерных конфигурациях. ПО SCR7 является сложным функциональным СФ-блоком (Soft IP), передаваемым потребителю в виде описания на высокоуровневом языке описания аппаратуры SystemVerilog для дальнейшего использования в программах автоматизированного синтеза логических схем с привязкой к конкретной технологии ASIC или ПЛИС.
Реестр российских программ для электронных вычислительных машин и баз данных
Адрес страницы сайта правообладателя с информацией
Процессорное ядро SCR4 для встроенных применений с набором команд RISC-V и поддержкой многоядерных конфигураций
Описание продукта
Программа для ЭВМ «Процессорное ядро SCR4 для встроенных применений с набором команд RISC-V и поддержкой многоядерных конфигураций» (далее по тексту ПО SCR4) представляет собой реализацию процессора архитектуры RISC-V микроконтроллерного класса для встроенных применений. ПО SCR4 предназначено для работы в составе систем на кристалле (СнК), реализованных непосредственно в кремнии или в программируемых логических интегральных схемах (ПЛИС), и может применяться в одноядерных и многоядерных конфигурациях. ПО SCR4 является сложным функциональным СФ-блоком (Soft IP), передаваемым потребителю в виде описания на высокоуровневом языке описания аппаратуры SystemVerilog для дальнейшего использования в программах автоматизированного синтеза логических схем с привязкой к конкретной технологии ASIC или ПЛИС. ПО разрабатывается с использованием собственных мощностей и ресурсов. Цена является договорной, размер вознаграждения за право использования зависит от конфигурации ПО. Обновление ПО производится силами разработчика.
Реестр российских программ для электронных вычислительных машин и баз данных
Адрес страницы сайта правообладателя с информацией
Улучшенное 32-разрядное процессорное ядро SCR1 для встроенных применений с набором команд RISC-V
Описание продукта
Программа для ЭВМ «Улучшенное 32-разрядное процессорное ядро SCR1 для встроенных применений с набором команд RISC-V» (далее по тексту ПО SCR1) представляет собой реализацию процессора архитектуры RISC-V микроконтроллерного класса для встроенных применений. ПО SCR1 предназначено для работы в составе систем на кристалле (СнК), реализованных непосредственно в кремнии или в программируемых логических интегральных схемах (ПЛИС), и может применяться в одноядерных и многоядерных конфигурациях. ПО SCR1 является сложным функциональным СФ-блоком (Soft IP), передаваемым потребителю в виде описания на высокоуровневом языке описания аппаратуры SystemVerilog для дальнейшего использования в программах автоматизированного синтеза логических схем с привязкой к конкретной технологии ASIC или ПЛИС. ПО разрабатывается с использованием собственных мощностей и ресурсов. Цена является договорной, размер вознаграждения за право использования зависит от конфигурации ПО. Обновление ПО производится силами разработчика.
Реестр российских программ для электронных вычислительных машин и баз данных
Адрес страницы сайта правообладателя с информацией
Семейство процессорных ядер SCRx архитектуры RISC-V для полупроводниковой промышленности
Вид продукта
ПО
Описание продукта
Компания разрабатывает и лицензирует производителям микросхем процессорные технологии на базы открытой архитектуры RISC-V, а также предлагает сервис по специализации процессоров под приложения заказчика. «Синтакор» предлагает к лицензированию линейку процессорных ядер SCRx архитектуры RISC-V с конкурентными характеристиками, а также предоставляет сервис по специализации лицензированных ядер под приложения заказчика по методу «одного окна», включая доработки в компиляторе и стеке программного обеспечения. Специализация под прикладные задачи позволяет достичь значительного (в разы и на порядки) увеличения критических характеристик продуктов и увеличить эффективность решений заказчиков. Целевые применения могут включать интенсивные вычислительные алгоритмы (например, связь или распознавание образов), высокоскоростную обработку данных в режиме реального времени, а также решение задач, требующих минимального энергопотребления.
Оценка зрелости продукта
9
TRL (Technology readiness level)
Продукт удовлетворяет всем требованиям: инженерным, производственным, эксплуатационным, а также требованиям к качеству и надежности и выпускается серийно
7
MRL (Market readiness level)
Достигнуты первые продажи / пилотные внедрения (B2B).
Импортозамещение

Процессорное IP для полупроводниковой промышленности

Высокопроизводительное 64-разрядное процессорное ядро серверного класса SCR9 c набором команд RISC-V и поддержкой многоядерных конфигураций
Описание продукта
Высокопроизводительное 64-разрядное процессорное ядро серверного класса SCR9 c набором команд RISC-V и поддержкой многоядерных конфигураций
Реестр российских программ для электронных вычислительных машин и баз данных
Адрес страницы сайта правообладателя с информацией
Улучшенное 64-разрядное процессорное ядро уровня приложений SCR5x64 с набором команд RISC-V и поддержкой многоядерных конфигураций
Описание продукта
Программа для ЭВМ «Улучшенное 64-разрядное процессорное ядро уровня приложений SCR5x64 с набором команд RISC-V и поддержкой многоядерных конфигураций» (далее по тексту ПО SCR5х64) представляет собой реализацию процессора архитектуры RISC-V микропроцессорного класса для встроенных применений с поддержкой Linux-подобных операционных систем. ПО SCR5х64 предназначено для работы в составе систем на кристалле (СнК), реализованных непосредственно в кремнии или в программируемых логических интегральных схемах (ПЛИС), и может применяться в одноядерных и многоядерных конфигурациях. ПО SCR5х64 является сложным функциональным СФ-блоком (Soft IP), передаваемым потребителю в виде описания на высокоуровневом языке описания аппаратуры SystemVerilog для дальнейшего использования в программах автоматизированного синтеза логических схем с привязкой к конкретной технологии ASIC или ПЛИС. ПО разрабатывается с использованием собственных мощностей и ресурсов. Цена является договорной, размер вознаграждения за право использования зависит от конфигурации ПО. Обновление ПО производится силами разработчика.
Реестр российских программ для электронных вычислительных машин и баз данных
Адрес страницы сайта правообладателя с информацией
Улучшенное 64-разрядное процессорное ядро SCR3x64 для встроенных применений с набором команд RISC-V и поддержкой многоядерных конфигураций
Описание продукта
Программа для ЭВМ «Улучшенное 64-разрядное процессорное ядро SCR3x64 для встроенных применений с набором команд RISC-V и поддержкой многоядерных конфигураций» (далее по тексту ПО SCR3х64) представляет собой реализацию процессора архитектуры RISC-V микроконтроллерного класса для встроенных применений. ПО SCR3х64 предназначено для работы в составе систем на кристалле (СнК), реализованных непосредственно в кремнии или в программируемых логических интегральных схемах (ПЛИС), и может применяться в одноядерных и многоядерных конфигурациях. ПО SCR3х64 является сложным функциональным СФ-блоком (Soft IP), передаваемым потребителю в виде описания на высокоуровневом языке описания аппаратуры SystemVerilog для дальнейшего использования в программах автоматизированного синтеза логических схем с привязкой к конкретной технологии ASIC или ПЛИС. ПО разрабатывается с использованием собственных мощностей и ресурсов. Цена является договорной, размер вознаграждения за право использования зависит от конфигурации ПО. Обновление ПО производится силами разработчика.
Реестр российских программ для электронных вычислительных машин и баз данных
Адрес страницы сайта правообладателя с информацией
Улучшенное 64-разрядное процессорное ядро SCR4x64 для встроенных применений с набором команд RISC-V и поддержкой многоядерных конфигураций
Описание продукта
Программа для ЭВМ «Улучшенное 64-разрядное процессорное ядро SCR4x64 для встроенных применений с набором команд RISC-V и поддержкой многоядерных конфигураций» (далее по тексту ПО SCR4x64) представляет собой реализацию процессора архитектуры RISC-V микроконтроллерного класса для встроенных применений. ПО SCR4x64 предназначено для работы в составе систем на кристалле (СнК), реализованных непосредственно в кремнии или в программируемых логических интегральных схемах (ПЛИС), и может применяться в одноядерных и многоядерных конфигурациях. ПО SCR4x64 является сложным функциональным СФ-блоком (Soft IP), передаваемым потребителю в виде описания на высокоуровневом языке описания аппаратуры SystemVerilog для дальнейшего использования в программах автоматизированного синтеза логических схем с привязкой к конкретной технологии ASIC или ПЛИС. ПО разрабатывается с использованием собственных мощностей и ресурсов. Цена является договорной, размер вознаграждения за право использования зависит от конфигурации ПО. Обновление ПО производится силами разработчика
Реестр российских программ для электронных вычислительных машин и баз данных
Адрес страницы сайта правообладателя с информацией
Высокопроизводительное процессорное ядро SCR6 для встроенных применений с набором команд RISC-V и поддержкой многоядерных конфигураций
Описание продукта
Программа для ЭВМ «Высокопроизводительное процессорное ядро SCR6 для встроенных применений с набором команд RISC-V и поддержкой многоядерных конфигураций» (далее по тексту ПО SCR6) представляет собой реализацию процессора архитектуры RISC-V микроконтроллерного класса для встроенных применений. ПО SCR6 предназначено для работы в составе систем на кристалле (СнК), реализованных непосредственно в кремнии или в программируемых логических интегральных схемах (ПЛИС), и может применяться в одноядерных и многоядерных конфигурациях. ПО SCR6 является сложным функциональным СФ-блоком (Soft IP), передаваемым потребителю в виде описания на высокоуровневом языке описания аппаратуры SystemVerilog для дальнейшего использования в программах автоматизированного синтеза логических схем с привязкой к конкретной технологии ASIC или ПЛИС. ПО разрабатывается с использованием собственных мощностей и ресурсов. Цена является договорной, размер вознаграждения за право использования зависит от конфигурации ПО. Обновление ПО производится силами разработчика.
Реестр российских программ для электронных вычислительных машин и баз данных
Адрес страницы сайта правообладателя с информацией
Инвестиции
Команда проекта
176 человек
Выручка
581 639 000
Объем привлеченных инвестиций
19 175 000
Темпы роста
2023
2022
2021
Выручка
581 639 000 +130%
253 316 000 +958%
23 944 000
Чистая прибыль
46 752 000 +200%
15 583 000 +148%
-32 188 000
Численность
176 +73%
102 +209%
33
Интеллектуальная собственность
0 -100%
7 +40%
5
Международные продажи
Израиль
Соединенные Штаты Америки (США)

Финансовая поддержка

Компания поддержана институтами развития:
ФОНД «СКОЛКОВО»
3 260 603 ₽

Аналитика

Финансовые показатели
Бухгалтерский баланс
Налоги
Численность

Маркетинговые материалы

Презентации

Интеллектуальная собственность

2022 год
rospatent
Свидетельство о государственной регистрации программы для ЭВМ 2022617874

ВЫСОКОПРОИЗВОДИТЕЛЬНОЕ ПРОЦЕССОРНОЕ ЯДРО SCR6 ДЛЯ ВСТРОЕННЫХ ПРИМЕНЕНИЙ С НАБОРОМ КОМАНД RISC-V И ПОДДЕРЖКОЙ МНОГОЯДЕРНЫХ КОНФИГУРАЦИЙ

rospatent
Свидетельство о государственной регистрации программы для ЭВМ 2022665228

ВЫСОКОПРОИЗВОДИТЕЛЬНОЕ 64-РАЗРЯДНОЕ ПРОЦЕССОРНОЕ ЯДРО СЕРВЕРНОГО КЛАССА SCR9 C НАБОРОМ КОМАНД RISC-V И ПОДДЕРЖКОЙ МНОГОЯДЕРНЫХ КОНФИГУРАЦИЙ

rospatent
Свидетельство о государственной регистрации программы для ЭВМ 2022617882

УЛУЧШЕННОЕ 32-РАЗРЯДНОЕ ПРОЦЕССОРНОЕ ЯДРО SCR1 ДЛЯ ВСТРОЕННЫХ ПРИМЕНЕНИЙ С НАБОРОМ КОМАНД RISC-V

rospatent
Свидетельство о государственной регистрации программы для ЭВМ 2022683960

ВЫСОКОПРОИЗВОДИТЕЛЬНЫЙ КОНТРОЛЛЕР КЭШ-ПАМЯТИ ТРЕТЬЕГО УРОВНЯ ДЛЯ МНОГОЯДЕРНЫХ ПРОЦЕССОРНЫХ СИСТЕМ С ПОДДЕРЖКОЙ КОГЕРЕНТНОСТИ ДАННЫХ

rospatent
Свидетельство о государственной регистрации программы для ЭВМ 2022616512

ПРОЦЕССОРНОЕ ЯДРО УРОВНЯ ПРИЛОЖЕНИЙ SCR5 С НАБОРОМ КОМАНД RISC-V И ПОДДЕРЖКОЙ МНОГОЯДЕРНЫХ КОНФИГУРАЦИЙ

rospatent
Свидетельство о государственной регистрации программы для ЭВМ 2022616510

ПРОЦЕССОРНОЕ ЯДРО SCR3 ДЛЯ ВСТРОЕННЫХ ПРИМЕНЕНИЙ С НАБОРОМ КОМАНД RISC-V И ПОДДЕРЖКОЙ МНОГОЯДЕРНЫХ КОНФИГУРАЦИЙ

rospatent
Свидетельство о государственной регистрации программы для ЭВМ 2022616511

ПРОЦЕССОРНОЕ ЯДРО SCR4 ДЛЯ ВСТРОЕННЫХ ПРИМЕНЕНИЙ С НАБОРОМ КОМАНД RISC-V И ПОДДЕРЖКОЙ МНОГОЯДЕРНЫХ КОНФИГУРАЦИЙ

2021 год
rospatent
Свидетельство о государственной регистрации топологии интегральной микросхемы 2021630135

ТОПОЛОГИЯ ИНТЕГРАЛЬНОЙ МИКРОСХЕМЫ 4-ЯДЕРНОГО КЛАСТЕРА НА ОСНОВЕ ЯДРА SCR3 С АРХИТЕКТУРОЙ RISC-V, ВЫПОЛНЕННАЯ ПО НОРМАМ 28НМ

rospatent
Свидетельство о государственной регистрации топологии интегральной микросхемы 2021630136

ТОПОЛОГИЯ ИНТЕГРАЛЬНОЙ МИКРОСХЕМЫ 4-ЯДЕРНОГО КЛАСТЕРА НА ОСНОВЕ ЯДРА SCR4 С АРХИТЕКТУРОЙ RISC-V, ВЫПОЛНЕННАЯ ПО НОРМАМ 28НМ

rospatent
Свидетельство о государственной регистрации топологии интегральной микросхемы 2021630137

ТОПОЛОГИЯ ИНТЕГРАЛЬНОЙ МИКРОСХЕМЫ 4-ЯДЕРНОГО КЛАСТЕРА НА ОСНОВЕ ЯДРА SCR5 С АРХИТЕКТУРОЙ RISC-V, ВЫПОЛНЕННАЯ ПО НОРМАМ 28НМ

rospatent
Свидетельство о государственной регистрации программы для ЭВМ 2021616541

ВЫСОКОПРОИЗВОДИТЕЛЬНОЕ 64-РАЗРЯДНОЕ ПРОЦЕССОРНОЕ ЯДРО УРОВНЯ ПРИЛОЖЕНИЙ SCR7 C НАБОРОМ КОМАНД RISC-V И ПОДДЕРЖКОЙ МНОГОЯДЕРНЫХ КОНФИГУРАЦИЙ

rospatent
Свидетельство о государственной регистрации топологии интегральной микросхемы 2021630094

ТОПОЛОГИЯ ИНТЕГРАЛЬНОЙ МИКРОСХЕМЫ 64-РАЗРЯДНОГО ЯДРА «SCR7» С АРХИТЕКТУРОЙ RISC-V, ВЫПОЛНЕННАЯ ПО НОРМАМ 28НМ

2019 год
rospatent
Свидетельство о государственной регистрации программы для ЭВМ 2019616785

УЛУЧШЕННОЕ 32-РАЗРЯДНОЕ ПРОЦЕССОРНОЕ ЯДРО SCR3 ДЛЯ ВСТРОЕННЫХ ПРИМЕНЕНИЙ С НАБОРОМ КОМАНД RISC-V И ПОДДЕРЖКОЙ МНОГОЯДЕРНЫХ КОНФИГУРАЦИЙ

rospatent
Свидетельство о государственной регистрации программы для ЭВМ 2019616786

УЛУЧШЕННОЕ 32-РАЗРЯДНОЕ ПРОЦЕССОРНОЕ ЯДРО SCR4 ДЛЯ ВСТРОЕННЫХ ПРИМЕНЕНИЙ С НАБОРОМ КОМАНД RISC-V И ПОДДЕРЖКОЙ МНОГОЯДЕРНЫХ КОНФИГУРАЦИЙ

rospatent
Свидетельство о государственной регистрации программы для ЭВМ 2019665229

УЛУЧШЕННОЕ 64-РАЗРЯДНОЕ ПРОЦЕССОРНОЕ ЯДРО SCR3X64 ДЛЯ ВСТРОЕННЫХ ПРИМЕНЕНИЙ С НАБОРОМ КОМАНД RISC-V И ПОДДЕРЖКОЙ МНОГОЯДЕРНЫХ КОНФИГУРАЦИЙ

rospatent
Свидетельство о государственной регистрации программы для ЭВМ 2019665230

УЛУЧШЕННОЕ 64-РАЗРЯДНОЕ ПРОЦЕССОРНОЕ ЯДРО SCR4X64 ДЛЯ ВСТРОЕННЫХ ПРИМЕНЕНИЙ С НАБОРОМ КОМАНД RISC-V И ПОДДЕРЖКОЙ МНОГОЯДЕРНЫХ КОНФИГУРАЦИЙ

rospatent
Свидетельство о государственной регистрации программы для ЭВМ 2019665228

УЛУЧШЕННОЕ 64-РАЗРЯДНОЕ ПРОЦЕССОРНОЕ ЯДРО УРОВНЯ ПРИЛОЖЕНИЙ SCR5X64 С НАБОРОМ КОМАНД RISC-V И ПОДДЕРЖКОЙ МНОГОЯДЕРНЫХ КОНФИГУРАЦИЙ

rospatent
Свидетельство о государственной регистрации программы для ЭВМ 2019616784

УЛУЧШЕННОЕ 32-РАЗРЯДНОЕ ПРОЦЕССОРНОЕ ЯДРО УРОВНЯ ПРИЛОЖЕНИЙ SCR5 С НАБОРОМ КОМАНД RISC-V И ПОДДЕРЖКОЙ МНОГОЯДЕРНЫХ КОНФИГУРАЦИЙ

2017 год
rospatent
Свидетельство о государственной регистрации программы для ЭВМ 2017663234

БЛОК ВЫЧИСЛЕНИЙ С ПЛАВАЮЩЕЙ ТОЧКОЙ ОДИНАРНОЙ И ДВОЙНОЙ ТОЧНОСТИ, СОВМЕСТИМЫЙ СО СТАНДАРТОМ IEEE 754-2008

rospatent
Свидетельство о государственной регистрации программы для ЭВМ 2017663236

ВЫСОКОПРОИЗВОДИТЕЛЬНОЕ 32-РАЗРЯДНОЕ ПРОЦЕССОРНОЕ ЯДРО SCR5 С НАБОРОМ КОМАНД RISC-V

rospatent
Свидетельство о государственной регистрации программы для ЭВМ 2017611902

32-РАЗРЯДНОЕ ПРОЦЕССОРНОЕ ЯДРО SCR4 ДЛЯ ВСТРОЕННЫХ ПРИМЕНЕНИЙ С НАБОРОМ КОМАНД RISC-V

rospatent
Свидетельство о государственной регистрации программы для ЭВМ 2017663235

УЛУЧШЕННЫЙ КОНТРОЛЛЕР РАЗДЕЛЯЕМОЙ КЭШ-ПАМЯТИ ВТОРОГО УРОВНЯ ДЛЯ МНОГОЯДЕРНЫХ ПРОЦЕССОРНЫХ СИСТЕМ С ПОДДЕРЖКОЙ КОГЕРЕНТНОСТИ ДАННЫХ

rospatent
Свидетельство о государственной регистрации программы для ЭВМ 2017611752

32-РАЗРЯДНОЕ ПРОЦЕССОРНОЕ ЯДРО SCR3 ДЛЯ ВСТРОЕННЫХ ПРИМЕНЕНИЙ С НАБОРОМ КОМАНД RISC-V

rospatent
Свидетельство о государственной регистрации программы для ЭВМ 2017617558

32-РАЗРЯДНОЕ ПРОЦЕССОРНОЕ ЯДРО SCR1 ДЛЯ ВСТРОЕННЫХ ПРИМЕНЕНИЙ С НАБОРОМ КОМАНД RISC-V

2016 год
rospatent
Свидетельство о государственной регистрации программы для ЭВМ 2016661557

КОНТРОЛЛЕР РАЗДЕЛЯЕМОЙ КЭШ-ПАМЯТИ ВТОРОГО УРОВНЯ ДЛЯ МНОГОЯДЕРНЫХ ПРОЦЕССОРНЫХ СИСТЕМ С ПОДДЕРЖКОЙ КОГЕРЕНТНОСТИ ДАННЫХ

Информация о компании

ОРН
1121783
КПП
770301001
Статус
Действующая
Учредители

ОБЩЕСТВО С ОГРАНИЧЕННОЙ ОТВЕТСТВЕННОСТЬЮ "СИНТАКОР"

100%

Уставный капитал
1 000 000

Отказ от ответственности

Информация об участниках на портале предоставлена непосредственно самими участниками или получена из открытых источников информации, в том числе из источников органов государственной власти, и опубликована в формате «как есть». Фонд «Сколково» не несёт никакой ответственности перед пользователями за понесенные косвенные, случайные, специальные, опосредованные или штрафные убытки, вызванные в результате использования портала или информации участников.